SN65DSI83TPAPRQ1 TI
Disponibile
SN65DSI83TPAPRQ1 TI
1 Caratteristiche 1• Qualificato per applicazioni automobilistiche • Qualificato AEC-Q100 con i seguenti risultati: – Grado di temperatura del dispositivo 2: da –40°C a +105°C Temperatura ambiente di funzionamento – Livello di classificazione ESD HBM del dispositivo 3A – Livello di classificazione ESD CDM del dispositivo C6 • Implementa la versione MIPI® D-PHY 1.00.00 Front-End del livello fisico e dell'interfaccia seriale del display (DSI) versione 1.02.00 • Ricevitore DSI a canale singolo configurabile per uno, Due, tre o quattro corsie dati D-PHY per canale che operano fino a 1 Gbps per corsia - Supporta pacchetti video DSI a 18 bpp e 24 bpp con formati RGB666 e RGB888 - Risoluzione massima fino a 60 fps WUXGA 1920 × 1200 a 18 bpp e 24 bpp a colori con blanking ridotto. Adatto per 60 fps 1366 × 768 / 1280 × 800 a 18 bpp e 24 bpp - Uscita per LVDS single-link - Supporta la modalità di funzionamento da DSI a canale singolo a LVDS single-link - Gamma di clock di uscita LVDS da 25 MHz a 154 MHz - Il pixel clock LVDS può provenire dal clock D-PHY continuo FreeRunning o dal clock di riferimento esterno (REFCLK) - Alimentatore VCC principale da 1,8 V - Le funzioni a bassa potenza includono la modalità SHUTDOWN, Supporto ridotto dell'oscillazione della tensione di uscita LVDS, di modo comune e dello stato di bassissima potenza MIPI (ULPS) - Funzione LVDS Channel SWAP, LVDS PIN Order Reverse Feature per facilitare l'instradamento dei PCB - Confezionato in un package PowerPAD™ IC HTQFP (PAP) a 64 pin da 10 mm × 10 mm
1 Caratteristiche 1• Qualificato per applicazioni automobilistiche • Qualificato AEC-Q100 con i seguenti risultati: – Grado di temperatura del dispositivo 2: da –40°C a +105°C Temperatura ambiente di funzionamento – Livello di classificazione ESD HBM del dispositivo 3A – Livello di classificazione ESD CDM del dispositivo C6 • Implementa la versione MIPI® D-PHY 1.00.00 Front-End del livello fisico e dell'interfaccia seriale del display (DSI) versione 1.02.00 • Ricevitore DSI a canale singolo configurabile per uno, Due, tre o quattro corsie dati D-PHY per canale che operano fino a 1 Gbps per corsia - Supporta pacchetti video DSI a 18 bpp e 24 bpp con formati RGB666 e RGB888 - Risoluzione massima fino a 60 fps WUXGA 1920 × 1200 a 18 bpp e 24 bpp a colori con blanking ridotto. Adatto per 60 fps 1366 × 768 / 1280 × 800 a 18 bpp e 24 bpp - Uscita per LVDS single-link - Supporta la modalità di funzionamento da DSI a canale singolo a LVDS single-link - Gamma di clock di uscita LVDS da 25 MHz a 154 MHz - Il pixel clock LVDS può provenire dal clock D-PHY continuo FreeRunning o dal clock di riferimento esterno (REFCLK) - Alimentatore VCC principale da 1,8 V - Le funzioni a bassa potenza includono la modalità SHUTDOWN, Supporto ridotto dell'oscillazione della tensione di uscita LVDS, di modo comune e dello stato di bassissima potenza MIPI (ULPS) - Funzione LVDS Channel SWAP, LVDS PIN Order Reverse Feature per facilitare l'instradamento dei PCB - Confezionato in un package PowerPAD™ IC HTQFP (PAP) a 64 pin da 10 mm × 10 mm
Assicurati che le tue informazioni di contatto siano corrette. La tua messaggio sarà direttamente al destinatario o ai destinatari e non essere esposto pubblicamente. Non distribuiremo o venderemo mai il tuo personale informazioni a terzi senza il tuo esplicito permesso.