Microchip ATSAMC21G17A-MZTVAO
Disponibile
Microchip ATSAMC21G17A-MZTVAO
Condizioni operative - 2,7 V - 5,5 V, da -40°C a +125 °C, da CC a 48 MHz Core - CPU ARM® Cortex-M0®+ in esecuzione fino a 48 MHz - Moltiplicatore hardware a ciclo singolo - Micro Trace Buffer - Unità di protezione della memoria (MPU) Memorie - 32/64/128/256 KB Flash autoprogrammabile nel sistema - Flash autoprogrammabile indipendente da 1/2/4/8 KB per l'emulazione EEPROM - Sistema di memoria principale SRAM da 4/8/16/32 KB - Reset all'accensione (POR) e rilevamento del brown-out (BOD) - Opzioni di clock interno ed esterno con velocità frazionaria da 48 MHz a 96 MHz Circuito digitale ad aggancio di fase (FDPLL96M) - Controller di interrupt esterno (EIC) (il debouncing dei pin di interrupt è disponibile solo in SAM C21N) - 16 interrupt esterni - Debouncing hardware (solo sul TQFP a 100 pin) - Un interrupt non mascherabile - Interfaccia di programmazione, test e debug SWD (Serial Wire Debug) a due pin Bassa potenza - Modalità di sospensione inattiva e standby - Periferiche SleepWalking Periferiche - Hardware Divide and Square Root Accelerator (DIVAS) - Controller di accesso diretto alla memoria (DMAC) a 12 canali - Sistema di eventi a 12 canali • Fino a otto timer/contatori (TC) a 16 bit, configurabili come entrambi (vedere Nota): Nota: l'acquisizione massima e minima è disponibile solo nei dispositivi SAM C21N. – Un TC a 16 bit con canali di confronto/acquisizione – Un TC a 8 bit con canali di confronto/acquisizione
- Un TC a 32 bit con canali di confronto/acquisizione, utilizzando due TC - Due timer/contatori a 24 bit e un timer/contatore per il controllo (TCC) a 16 bit, con funzioni estese: - Fino a quattro canali di confronto con uscita complementare opzionale - Generazione di un pattern di modulazione di larghezza di impulso (PWM) sincronizzato tra i pin delle porte - Protezione dai guasti deterministica, decadimento rapido e tempo morto configurabile tra le uscite complementari - Dithering che aumenta la risoluzione fino a 5 bit e riduce l'errore di quantizzazione - Frequenzimetro (l'orologio di riferimento della divisione è disponibile solo nel SAM C21N) - Contatore in tempo reale (RTC) a 32 bit con funzione orologio/calendario - Timer watchdog (WDT) - Generatore CRC-32 - Fino a due interfacce CAN (Controller Area Network): - CAN 2.0A/B e CAN-FD (ISO 11898-1:2015) - Ogni interfaccia CAN ha due posizioni dei pin selezionabili per passare da un ricetrasmettitore CAN esterno all'altro (senza la necessità di un interruttore esterno) - Fino a otto interfacce di comunicazione seriale (SERCOM), ciascuno configurabile per funzionare come: - USART con configurazione full-duplex e half-duplex a filo singolo - I2C fino a 3,4 MHz (eccetto SERCOM6 e SERCOM7) - SPI - LIN master/slave - RS-485 - PMBus - Una logica personalizzata configurabile (CCL) - Fino a due convertitori analogico/digitale (ADC) a 12 bit, 1 Msps con un massimo di 12 canali ciascuno (20 canali unici) - Ingresso differenziale e single-ended - Compensazione automatica dell'errore di offset e guadagno - Sovracampionamento e decimazione nell'hardware per supportare 13-, Risoluzione a 14, 15 o 16 bit - Un convertitore analogico/digitale Sigma-Delta (SDADC) a 16 bit con un massimo di 3 canali differenziali - Convertitore digitale/analogico (DAC) a 10 bit, 350 ksps - Fino a quattro comparatori analogici (AC) con funzione di confronto delle finestre - Sensore di temperatura integrato - Controllore tattile periferico (PTC) - Touch capacitivo a 256 canali e I/O con rilevamento di prossimità - Fino a 84 pin I/O programmabili Qualifica - Pacchetti AEC-Q100 Grado 1 (da -40°C a 125°C) - TQFP a 100 pin - TQFP a 64 pin, VQFN • WLCSP a 56 pin
• TQFP a 48 pin, VQFN • TQFP a 32 pin, VQFN Generale • Drop in compatibile con SAM D20 e SAM D21 (vedi nota)
Condizioni operative - 2,7 V - 5,5 V, da -40°C a +125 °C, da CC a 48 MHz Core - CPU ARM® Cortex-M0®+ in esecuzione fino a 48 MHz - Moltiplicatore hardware a ciclo singolo - Micro Trace Buffer - Unità di protezione della memoria (MPU) Memorie - 32/64/128/256 KB Flash autoprogrammabile nel sistema - Flash autoprogrammabile indipendente da 1/2/4/8 KB per l'emulazione EEPROM - Sistema di memoria principale SRAM da 4/8/16/32 KB - Reset all'accensione (POR) e rilevamento del brown-out (BOD) - Opzioni di clock interno ed esterno con velocità frazionaria da 48 MHz a 96 MHz Circuito digitale ad aggancio di fase (FDPLL96M) - Controller di interrupt esterno (EIC) (il debouncing dei pin di interrupt è disponibile solo in SAM C21N) - 16 interrupt esterni - Debouncing hardware (solo sul TQFP a 100 pin) - Un interrupt non mascherabile - Interfaccia di programmazione, test e debug SWD (Serial Wire Debug) a due pin Bassa potenza - Modalità di sospensione inattiva e standby - Periferiche SleepWalking Periferiche - Hardware Divide and Square Root Accelerator (DIVAS) - Controller di accesso diretto alla memoria (DMAC) a 12 canali - Sistema di eventi a 12 canali • Fino a otto timer/contatori (TC) a 16 bit, configurabili come entrambi (vedere Nota): Nota: l'acquisizione massima e minima è disponibile solo nei dispositivi SAM C21N. – Un TC a 16 bit con canali di confronto/acquisizione – Un TC a 8 bit con canali di confronto/acquisizione
- Un TC a 32 bit con canali di confronto/acquisizione, utilizzando due TC - Due timer/contatori a 24 bit e un timer/contatore per il controllo (TCC) a 16 bit, con funzioni estese: - Fino a quattro canali di confronto con uscita complementare opzionale - Generazione di un pattern di modulazione di larghezza di impulso (PWM) sincronizzato tra i pin delle porte - Protezione dai guasti deterministica, decadimento rapido e tempo morto configurabile tra le uscite complementari - Dithering che aumenta la risoluzione fino a 5 bit e riduce l'errore di quantizzazione - Frequenzimetro (l'orologio di riferimento della divisione è disponibile solo nel SAM C21N) - Contatore in tempo reale (RTC) a 32 bit con funzione orologio/calendario - Timer watchdog (WDT) - Generatore CRC-32 - Fino a due interfacce CAN (Controller Area Network): - CAN 2.0A/B e CAN-FD (ISO 11898-1:2015) - Ogni interfaccia CAN ha due posizioni dei pin selezionabili per passare da un ricetrasmettitore CAN esterno all'altro (senza la necessità di un interruttore esterno) - Fino a otto interfacce di comunicazione seriale (SERCOM), ciascuno configurabile per funzionare come: - USART con configurazione full-duplex e half-duplex a filo singolo - I2C fino a 3,4 MHz (eccetto SERCOM6 e SERCOM7) - SPI - LIN master/slave - RS-485 - PMBus - Una logica personalizzata configurabile (CCL) - Fino a due convertitori analogico/digitale (ADC) a 12 bit, 1 Msps con un massimo di 12 canali ciascuno (20 canali unici) - Ingresso differenziale e single-ended - Compensazione automatica dell'errore di offset e guadagno - Sovracampionamento e decimazione nell'hardware per supportare 13-, Risoluzione a 14, 15 o 16 bit - Un convertitore analogico/digitale Sigma-Delta (SDADC) a 16 bit con un massimo di 3 canali differenziali - Convertitore digitale/analogico (DAC) a 10 bit, 350 ksps - Fino a quattro comparatori analogici (AC) con funzione di confronto delle finestre - Sensore di temperatura integrato - Controllore tattile periferico (PTC) - Touch capacitivo a 256 canali e I/O con rilevamento di prossimità - Fino a 84 pin I/O programmabili Qualifica - Pacchetti AEC-Q100 Grado 1 (da -40°C a 125°C) - TQFP a 100 pin - TQFP a 64 pin, VQFN • WLCSP a 56 pin
• TQFP a 48 pin, VQFN • TQFP a 32 pin, VQFN Generale • Drop in compatibile con SAM D20 e SAM D21 (vedi nota)
Assicurati che le tue informazioni di contatto siano corrette. La tua messaggio sarà direttamente al destinatario o ai destinatari e non essere esposto pubblicamente. Non distribuiremo o venderemo mai il tuo personale informazioni a terzi senza il tuo esplicito permesso.