FS32K146HFT0VLQT NXP

FS32K146HFT0VLQT NXP
FS32K146HFT0VLQT NXP
FS32K146HFT0VLQT NXP
FS32K146HFT0VLQT NXP

FS32K146HFT0VLQT NXP

Disponibile
FS32K146HFT0VLQT NXP

• Caratteristiche operative – Intervallo di tensione: da 2,7 V a 5,5 V – Intervallo di temperatura ambiente: da -40 °C a 105 °C per la modalità HSRUN, da -40 °C a 150 °C per la modalità RUN • Core Arm Cortex-M4F/M0+, CPU a 32 bit – Supporta frequenza fino a 112 MHz (modalità HSRUN) con 1,25 Dhrystone MIPS per MHz – Arm Core™ basato su architettura Armv7 e Thumb-2® ISA – Integrated Digital Signal Processor (DSP) – Configurable Nested Vectored Interrupt Controller (NVIC) – Single Precision Floating Point Unità (FPU) • Interfacce di clock – 4 - 40 MHz oscillatore esterno veloce (SOSC) con clock quadrato esterno fino a 50 MHz DC in modalità clock esterno – 48 MHz Oscillatore RC interno veloce (FIRC) – 8 MHz Oscillatore RC interno lento (SIRC) – 128 kHz Oscillatore a bassa potenza (LPO) – Fino a 112 MHz (HSRUN) System Phased Lock Loop (SPLL) – Fino a 20 MHz TCLK e 25 MHz SWD_CLK – 32 kHz Clock esterno del contatore in tempo reale (RTC_CLKIN) • Alimentazione gestione – Core Arm Cortex-M4F/M0+ a bassa potenza con eccellente efficienza energetica – Power Management Controller (PMC) con più modalità di alimentazione: HSRUN, RUN, STOP, VLPR e VLPS. Nota: le scritture/cancellazioni CSEc (Security) o EEPROM attiveranno i flag di errore in modalità HSRUN (112 MHz) perché questo caso d'uso non può essere eseguito contemporaneamente. Il dispositivo dovrà passare alla modalità RUN (80 MHz) per eseguire operazioni di scrittura/cancellazione CSEc (Security) o EEPROM. – Gating dell'orologio e funzionamento a bassa potenza supportati su periferiche specifiche. • Memoria e interfacce di memoria – Fino a 2 MB di memoria flash di programma con ECC – 64 KB FlexNVM per memoria flash dati con emulazione ECC ed EEPROM. Nota: le operazioni di scrittura/cancellazione CSEc (Security) o EEPROM attiveranno i flag di errore in modalità HSRUN (112 MHz) perché questo caso d'uso non può essere eseguito contemporaneamente. Il dispositivo dovrà passare alla modalità RUN (80 MHz) per eseguire operazioni di scrittura/cancellazione CSEc (Security) o EEPROM. – Fino a 256 KB di SRAM con ECC – Fino a 4 KB di FlexRAM da utilizzare come emulazione SRAM o EEPROM – Fino a 4 KB di cache del codice per ridurre al minimo l'impatto sulle prestazioni delle latenze di accesso alla memoria – QuadSPI con supporto HyperBus™ • Segnale misto analogico – Fino a due convertitori analogico-digitale (ADC) a 12 bit con ingressi analogici fino a 32 canali per modulo – Un comparatore analogico (CMP) con convertitore digitale-analogico (DAC) interno a 8 bit • Funzionalità di debug – Serial Wire JTAG Combina la porta di debug (SWJ-DP) – Debug Watchpoint and Trace (DWT) – Instrumentation Trace Macrocell (ITM) – Test Port Interface Unit (TPIU) – Flash Patch and Breakpoint (FPB) Unit • Interfaccia uomo-macchina (HMI) – Fino a 156 pin GPIO con funzionalità di interrupt – Non-Maskable Interrupt (NMI)
• Interfacce di comunicazione – Fino a tre moduli LPUART/LIN (Low Power Universal Asynchronous Receiver/Transmitter) con supporto DMA e bassa disponibilità di potenza – Fino a tre moduli LPSPI (Low Power Serial Peripheral Interface) con supporto DMA e bassa disponibilità di potenza – Fino a due moduli LPI2C (Low Power Inter-Integrated Circuit) con supporto DMA e bassa disponibilità di potenza – Fino a tre moduli FlexCAN (con supporto CAN-FD opzionale) – Modulo FlexIO per l'emulazione dei protocolli di comunicazione e periferiche (UART, I2C, SPI, I2S, LIN, PWM, ecc.). – Fino a un massimo di 10/100Mbps Ethernet con supporto IEEE1588 e due moduli Synchronous Audio Interface (SAI). • Sicurezza e protezione: Cryptographic Services Engine (CSEc) implementa un set completo di funzioni crittografiche come descritto nella specifica funzionale SHE (Secure Hardware Extension). Nota: le operazioni di scrittura/cancellazione CSEc (Security) o EEPROM attiveranno i flag di errore in modalità HSRUN (112 MHz) perché questo caso d'uso non può essere eseguito contemporaneamente. Il dispositivo dovrà passare alla modalità RUN (80 MHz) per eseguire operazioni di scrittura/cancellazione CSEc (Security) o EEPROM. – Numero di identificazione univoca (ID) a 128 bit – Codice di correzione degli errori (ECC) su memorie flash e SRAM – Unità di protezione della memoria di sistema (MPU di sistema) – Modulo di controllo della ridondanza ciclica (CRC) – Watchdog interno (WDOG) – Modulo monitor Watchdog esterno (EWM) • Temporizzazione e controllo – Fino a otto moduli FlexTimers (FTM) indipendenti a 16 bit, che offrono fino a 64 canali standard (IC/OC/PWM) – Un timer a bassa potenza (LPTMR) a 16 bit con controllo flessibile della riattivazione – Due blocchi di ritardo programmabili (PDB) con flessibilità sistema di trigger – Un LPIT (Low Power Interrupt Timer) a 32 bit con 4 canali – Contatore in tempo reale (RTC) a 32 bit • Pacchetto: QFN a 32 pin, LQFP a 48 pin, LQFP a 64 pin, LQFP a 100 pin, MAPBGA a 100 pin, LQFP a 144 pin, LQFP a 176 pin • DMA a 16 canali con un massimo di 63 sorgenti di richiesta utilizzando DMAMUX
") }))

Suggerimenti su come ottenere preventivi accurati dai fornitori. Si prega di includere quanto segue nella vostra richiesta:
1. Informazioni personali o aziendali
2. Fornire la richiesta del prodotto in grande dettaglio
3. Richiesta di MOQ, prezzo unitario, ecc




Assicurati che le tue informazioni di contatto siano corrette. Il tuo messaggio verrà inviato direttamente ai destinatari e non verrà visualizzato pubblicamente. Non distribuiremo o venderemo mai le tue informazioni personali a terzi senza il tuo esplicito permesso.